论文部分内容阅读
TD-SCDMA系统使用联合检测(JD)算法来有效降低系统中存在的码间干扰(ISI)和多址干扰(MAI)。一方面,TD-SCDMA系统的容量因此得到了成倍的提升,另一方面,如何在一个TD-SCDMA时隙里完成JD算法巨大的计算量,是令设计TD-SCDMA基带处理芯片的架构师们头疼的问题,他们的设计往往会采用DSP核+JD加速器架构或者纯ASIC架构。这两种架构虽然都能有效满足TD-SCDMA基带处理的要求,但是不能够灵活适应TD-SCDMA规范的发展。
本文遵循软件无线电的思想,从LSI提供的DSP核ZSP540入手,探讨在DSP上用纯软件无线电的方式实现JD算法的可能性和优势,并指出实现的条件,为TD-SCDMA基带处理在SoC上的实现提供参考。