论文部分内容阅读
信道编译码是移动通信系统中的重要组成部分,本文主要论述了WCDMA信道编译码器中的维特比译码器的IP核设计与实现。 文章首先对WCDMA的物理层协议做了简要的说明,重点阐述信道编译码部分的实现过程。同时,文章对卷积编译码的理论和方法进行了较为细致的研究,并给出此设计方案的理论仿真分析。然后文章在简要介绍IP核及其相关概念的基础上,就WCDMA信道编译码器中的维特比译码器的IP核的具体设计思想及实现细节进行了详细的说明。 此IP核采用硬件描述语言Verilog-HDL进行电路描述,结合仿真工具MODELSIM和综合工具SYNPLIFY,在功能仿真和时序仿真无误后下载到ALTERA公司的ACEX系列FPGA上进行硬件验证,完全能够满足WCDMA的BER为10-3级别数据传输业务的信道解码。