论文部分内容阅读
利用法国OMMIC公司的0.2 μm GaAs PHEMT工艺,设计实现了10 Gb/s NRZ码时钟信息提取电路.该电路采用改进型双平衡Gilbert单元的结构,引进了容性源极耦合差动电流放大器和调谐负载电路,大大提高了电路的性能.测试表明:在输入速率为9.953 28 Gb/s长度为223-1伪随机序列的情况下,提取出的时钟的均方根抖动是1.18 ps,峰峰值抖动是8.44 ps.芯片面积为0.5 mm×1 mm,采用-5 V电源供电,功耗约为100 mW.