一种由多级2/3分频单元级联而成的通道可编程分频器设计

来源 :固体电子学研究与进展 | 被引量 : 0次 | 上传用户:shicyh
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了一种由多级2/3分频单元级联的可编程分频器,可应用于扇出缓冲器的通道中.分频器采用0.18μm BiCMOS工艺实现.分频器的电源电压为3.3V,分频比支持1、3、5以及4~4 094的所有偶数分频,且所有分频输出信号的占空比为50%.
其他文献
基于磷化铟双异质结双极型晶体管(InP DHBT)实现了一款K波段数字化功率放大器芯片.该芯片利用InP DHBT工艺兼容高速数字与射频功率电路的优点,采用多个数字功放单元并联连接
基于0.7 μm InP HBT工艺,设计实现了一种高功率高谐波抑制比的W波段倍频器MMIC.电路二倍频单元采用有源推推结构,通过3个二倍频器单元级联形成八倍频链,并在链路的输出端加
考虑GaAs非对称半指数量子阱中的生长方向存在非对称半指数势和在垂直于量子阱的生长方向存在各向异性抛物势的情况下,从理论上研究了非对称半指数量子阱中弱耦合磁极化子的
提出了一种四分之一模菱形基片集成波导谐振腔,设计并制作了一款小型化的双频带通滤波器.引入了T型槽线结构,实现了滤波器双通带中心频率的调节.利用间隙耦合、高低阶模式耦
提出了一种基于折合式平面反射阵天线的毫米波高增益滤波天线设计方法,将极化敏感的频率选择表面替代传统的极化栅,用作折合式平面反射阵天线的副反射面.基于基片集成波导技
提出了一种基于多节1/2波长SIRs的具有通带可控的紧凑型四通带滤波器.该滤波器由上下两个谐振器A和B组成,谐振器A由两节1/2波长SIRs中心加载一段短路枝节组成,控制第二和第三
借助硅基转接板来实现芯片互连的2.5D/3D封装技术是目前广泛应用的一种封装方式,其电磁损耗是影响系统集成的关键问题.以一种基于硅基转接板的封装结构为对象,根据理论分析对
在50.8 mm(2英寸)硅基氮化镓异质结半导体材料上采用低压等离子体化学气相沉积方法淀积100 nm厚度的氮化硅材料,然后采用微波等离子体化学气相沉积设备在氮化硅层上方实现多
针对化合物半导体与Si基晶圆异质集成中的热失配问题,利用有限元分析方法开展GaAs半导体与Si晶片键合匹配偏差及影响因素研究,建立了101.6 mm(4英寸)GaAs/Si晶圆片键合匹配偏
基于0.15μm GaAs E/D pHEMT工艺研制了一款工作频率为2~18 GHz的高精度低功耗超宽带幅相多功能芯片,片内集成了超宽带数控移相器、Gm-boost结构行波放大器、单刀双掷吸收式开