基于FPGA的一类低密度奇偶校验码的实现

来源 :计算机科学 | 被引量 : 0次 | 上传用户:ken112233
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本设计用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验LDPC(Low Density Parity Check)码.本文所提到的LDPC码是采用并行编码和部分并行译码结构.同时本文采用的是一种系统码结构,这种码的最主要的优点就是它的生成矩阵能够很容易地从奇偶校验矩阵的一定变换而得到,这样,应用FPGA实现译码器的同时,能够简单有效地实现对应的编码器.该设计是针对分组块长为345比特,码率为4/5,采用了6位量化方案.本文用现场可编程门阵列(FPGA)实现了LDPC码的编码,译码电路,并且通过QUAR
其他文献
生物学科基地构建及应用既是基地建设过程,也是研究者、实践者对学科基地本身的研究和探索过程。在实践中将生物学科教育教学与实践维度和研究维度相结合,直面问题,不断探索
摘要:随着现代工业的蓬勃发展,食品添加劑进入了一个新的加速发展阶段。食品添加剂丰富了食品的种类和口味,同时也影响了人们的生活。合理科学地使用食品添加剂是不会影响人们的健康和食品的安全,但现在很多企业违规使用食品添加剂,对人们的健康构成了极大的危害。  关键词:食品安全;食品添加剂;未来发展  中图分类号:R155.5 文献标识码:A 文章编号:1006—3315(2009)03—098—001