纳米级工艺下多处理器功耗评估与优化技术

来源 :中国集成电路 | 被引量 : 0次 | 上传用户:babala_chen
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着处理器设计进入纳米级工艺,功耗不可避免地成为阻碍摩尔定律继续快速前进的主要因素之一。与此同时片上多核处理器(Chip Multiple Processors——CMP)已成为当今处理器设计的主流。本文主要从体系结构设计的角度,对纳米级工艺下片上多核处理器的功耗评估方法及不同构件的低功耗技术进行概括性介绍,为目前片上多核处理器的结构设计提供参考。
其他文献
随着城乡二元结构及经济社会的发展,社会对学前教育的需求也不断变更和提高,但国家相关的公共服务却难以满足大众的需求,导致“入园难,入园贵”等一系列的问题,这对服务型政
研调机构ICInsight指出,未来10年IC出货量年复合成长率虽不如过去15年强劲,但IC单价走势将相对持稳,可望带动产值持续增加,预估2011-2021年平均单价年复合成长率将微幅向上攀升1%,
据新浪科技近日报道,亚洲主要芯片厂商将在未来几周内发布新季度财报结果,与英特尔(微博)和AMD等西方芯片厂商一样,亚洲芯片厂商的业绩同样不容乐观,尽管智能手机等移动设备市场仍