一种低杂散的小数分频锁相环

来源 :微电子学 | 被引量 : 0次 | 上传用户:suibianyidianyaoshi
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于0.18μm CMOS工艺,设计了一种锁定频率范围在1.8~2.4 GHz的电荷泵锁相环.采用高性能的鉴频鉴相器、电荷泵以及三阶Σ-△调制器,减小了输出时钟的参考杂散.在Σ-△调制器中引入线性反馈移位寄存器(LFSR),生成伪随机序列,进一步降低了小数杂散.仿真结果表明,在0.3~1.5 V输出电压范围内,锁相环的电流失配比仅为0.1%,小数杂散为-50 dBc@1 MHz.
其他文献
半导体科技是未来信息和通信技术发展的主要推动力,模拟电子技术是半导体科技的不可或缺的组成部分.文章阐述了受未来信息系统更大处理能力、更高传输能力、更低延时感知等需求的拉动,模拟电子技术在智能化感知和执行、新计算处理架构、高能量效率、整体协同开发平台等方面的几大主要技术发展趋势.讨论了模拟电子技术在晶体管、电路、模拟学习架构、先进工艺技术等基础层面以及通信领域中的重要研究方向.该综述研究显示了未来十年模拟电子关键技术的发展轮廓.
峰均比的持续增大使得无线通讯终端需要更高功率、更高效率、更高频率的功率放大器,而现有模拟功放作为基站全数字化最后一道屏障,其效率和输出功率不足以满足现在无线通讯的需求.GaN数字功率放大器作为一种工作在开关状态的数字功放,具备高输出功率、高速、高效率的优势,是实现全数字化基站的关键之一.GaN数字功放在高峰均比输入时仍能以较高效率工作,从而弥补模拟功放在高峰均比输入时效率下降的不足.文章简述了GaN数字功率放大器的工作原理,总结了近期国内外技术进展及其面临的挑战,阐述了未来GaN数字功率放大器的发展和优化
基于180 nm BCD工艺,在传统带隙基准结构的基础上,设计了一种新型的无运放高性能带隙基准电压源.该带隙基准通过共源共栅电流镜技术和负反馈网络来调节参考电压,消除了运放失调电压的不利影响.电路在Cadence Spectre下仿真.仿真结果表明,设计的输出电压为1.228 V;在-40℃至125℃的温度范围内,温度系数为1.47×10-6/℃;在1 kHz时的PSRR约为--86 dB;线性调整率为6.5×10-5/V.
基于2 μm InGaP/GaAs HBT工艺,设计并实现了一种用于LTE终端的高效率、高线性功率放大器.采用模拟预失真和相位补偿器抑制幅度失真和相位失真,实现了高线性度;利用二次谐波终端电容改变电路工作模式,减少时域电压电流的重叠损耗功率,提高了功率附加效率.结果 表明,在3.4V电源电压、2.8V偏置电压时,在工作频带815~915 MHz范围内,该功率放大器的增益大于29.5 dB,输入回波损耗小于-13.2 dB;在10 MHz LTE输入调制信号、28 dBm回退输出功率时,功率附加效率为39%