一种ns级高速大动态功率捷变设计技术

来源 :电子测量与仪器学报 | 被引量 : 0次 | 上传用户:kelvinok
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着电子对抗的日益加剧,捷变频技术在军事通信领域已得到广泛应用。微波捷变频信号发生器作为最基本的测试设备之一,对其关键技术特性功率捷变的要求也越来越高。针对普通ALC环路应用于高速功率捷变的不足,提出了一种高速大动态功率捷变的设计思路,并利用自定义总线技术实现了高速数据传输,时序同步技术确保了数据传输的稳定性,功率校准与补偿方法保证了优良的输出电平准确度,最终实现了ns级功率捷变,并通过仿真和实验进行了验证。
其他文献
在辞旧迎新之际,全国工业和信息化工作会议及三大运营商2020年度工作会议都已召开。"2019年以来,面对国内外风险挑战明显上升的复杂局面,全系统认真贯彻落实党中央、国务院决
提出了一种基于分层结构的内建自测试(BIST)设计方法—3DC-BIST(3D Circuit-BIST)。根据3D芯片的绑定前测试和绑定后测试阶段,针对3D芯片除底层外的各层电路结构,采用传统方法,设