论文部分内容阅读
近年来,无线通信技术及其市场发展十分迅猛。广阔的市场和应用前景对射频电路的集成和无线收发系统的集成提出了更高的要求。在保证通信质量的前提下不断提高集成度,可以使得芯片成本、功耗降低,目前射频前端和基带整合的单芯片解决方案已成为研究的热点。频率合成器是射频前端收发器中非常关键的模块之一,它用来提供变频和信道频率选择的本振信号。目前,设计射频频率合成器的难点在于实现快速锁定和较低的相位噪声。
本论文介绍了一种3-V0.35-μmBiCMOS工艺实现的1.6GHz小数分频的频率合成器。它采用新型的20bit4阶的∑△调制结构的数字调制器来减少频率合成器的带内相位噪声、锁定频率切换时间,能满足在高达19.2MHz的鉴相频率的同时达到少于10Hz的频率分辨率。还采用了一种新型的零死区、高线性度、低相位噪声的快速鉴频鉴相器,能有效的降低参考时钟突波。测量的结果表明它的锁定范围是1.615GHz~1.675GHz,环路带宽80KHz,带内相位噪声低于-86dBc/Hz@10KHz,锁定频率切换时间小于30μs,可以很好的满足个人手持电话系统PHS标准的应用。它的功耗是70mW,芯片占面积1.7mm×0.8mm,其中∑△调制部分所占面积为1mm×0.4mm。