基于游标环形的全数字锁相环研究与设计

来源 :电子科技大学 | 被引量 : 0次 | 上传用户:dsq1980
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
锁相环路作为频率和相位同步电路,在现代时钟电路中起着至关重要的作用,几乎所有的高频时钟电路当中都会用到锁相环。传统的锁相环中含有模拟电路,其性能和面积受到模拟电路的限制。随着数字电路的快速发展,全数字的锁相环的应用而生。全数字锁相环不仅具有抗干扰能力强、可移植性好、面积小和功耗低等优点,且环路捕获时间短。  时间数字转换器是全数字锁相环的一个重要的组成部分,它的性能直接影响着全数字锁相环的性能。时间数字转换器的分辨率大小决定了数字锁相环的输出频率与参考频率的靠近程度,且其检测范围与全数字锁相环的输出频率动态范围有关。本文提出了一种新型的时间数字转换器电路结构--游标环形时间数字转换器,该结构解决了时间数字转换器的分辨率与动态范围之间的矛盾。本文设计的游标环形时间数字转换器的分辨为8ps左右,其动态范围可以达到无限大。  本文首先介绍了锁相环的发展史和研究现状,比较了传统锁相环与全数字锁相环的优缺点。然后分别详细阐述了锁相环和全数字锁相环的原理、结构和数学模型,重点描述了全数字锁相环各个模块,包括鉴频鉴相器、时间数字转换器、数字环路滤波器和数控振荡器等,分析了他们在电路中的作用,列举并比较了他们的经典结构,其中,重点的解释了游标环形时间数字转换器电路的工作原理。最后对本文设计的全数字锁相环进行详细描述,包括各个电路模块的设计过程和仿真结果,其中以游标环形时间数字转换器的电路为主,给出了其工作原理以及仿真结果。在文章的最后,本文基于游标环形时间数字转换器的设计过程,简单阐述了数字IC电路设计流程,以及在设计过程中需要注意的细节。  本文设计的全数字锁相环采用的是0.13μm CMOS工艺,完成了所有电路的设计和仿真,且全数字锁相环路的输出频率能够正常锁定,环路的锁定时间为20μs,频率分辨率大约为90KHz,其输出频率在107MHz时的抖动为129ps。此外,还对其子电路游标环形时间数字转换器进行了版图设计,并进行了流片。
其他文献
随着微电子技术的飞速发展,毫无疑问,21世纪将是信息的世纪。而半导体存储器却是微电子技术的基础。在半导体存储器这一大家庭中,静态存储器由于其广泛的应用成为其中不可或缺的
多媒体在教学中的运用,给我们的教学工作输入了新鲜血液,大大提高了课堂教学效率,同时也为创新教育开辟了道路.时代正在呼唤处于教育战线的教师们放弃传统的教学模式,利用先
在本文中,通过使用二维器件模拟软件MEDICI,对SiCGe/SiC异质结的光电特性进行了模拟。在这个异质结中,N型重掺杂3C-SiC层的厚度为1μm,P型轻掺杂SiCGe层厚度为0.4μm,二者之间形成
我在多年的教学实践中感到成功教育教学效果非常好,它能够提高学生的学习兴趣,激发学生的求知欲,增强学生的竞争意识,培养学生的创新意识.运用这种教学方法能够面向全体学生,
文章主要概述乡镇企业发展中的职能转变问题,剖析乡镇企业发展中存有的问题以及问题出现的具体缘由,分析乡镇企业职能转变的理论意义,使乡镇企业改革中的重点和难点问题得以解决
语文阅读写作对学生综合素养、写作能力、语文素养提高具有积极作用,并且通过阅读能够帮助学生积累更多写作素材,尤其是课外阅读培养,可以提高语言交流表达能力、文学素养.因
随着互联网技术的快速发展以及数字多媒体的广泛应用,大量图像数据应运而生。海量的图像数据以及图像的复杂性给图像检索带来了巨大的挑战,如何快速准确地检索出人们需要的图
在数据挖掘分析中,聚类技术是一种特别重要的工具,通过该技术,可以将数据集分成一些簇或类,使得这些类符合给定的指标,通过分出的类来了解数据的分布结构,进而对生产生活做出