论文部分内容阅读
本论文主要对OBS系统中同步核心节点硬件实现进行研究。论文首先介绍了由三个边缘节点和四个核心节点构成的试验网络架构。在此基础上,对同步核心节点主控制板的设计进行了详细的描述。四路光模块用于光电串行信号的转换,两个串并转换芯片S2064分别独立负责串并行信号的接收和发送,串行信号端与光模块相连而并行信号端与主控FPGA相连。S2064自身可实现同步接收数据,而通过将用于接收的S2064所解调出的随路时钟作为用于发送的S2064的发送参考时钟,保证了核心节点与外部数据链路的收发同步,进而保证了多核心节点间的系统同步。经实际测试达到了约为17Mb/s较为理想的网络传输速率。针对实际的板级测试,做出了具体说明,并提出改进意见和建议。论文详细介绍了光交叉矩阵的设计,包括高压电源和矩阵驱动板的硬件设计。通过电路仿真和板级测试对比,选择工频变压器加电容滤波网络的高压电源实现模式和以电容充放电电路为前级驱动以功率MOSFET为后级推拉输出的矩阵驱动板设计,可在100HZ至1MHZ范围内输出400V~500V幅值可调的高压脉冲。