论文部分内容阅读
随着集成电路规模的不断增大和器件尺寸的不断缩小,功耗已成为芯片设计中不能忽视的问题。不同类型的功耗模拟器能为芯片设计者们在芯片设计的不同时期提供参考数据,其中基于指令级模拟器的功耗模拟器仿真速度快,它能在低功耗芯片设计初期提供参考依据,并为芯片设计的低功耗策略提供参考。
论文简要概述了CMOS电路的功耗组成和芯片设计中常用的低功耗方法;介绍了基于指令级模拟器的功耗仿真方法,并选择基于ARMulator的功耗仿真方法作为主要研究对象;以一款32位微控制器SoC芯片为载体,构建了基于ARMulator的功耗仿真环境,并抽象出芯片的功耗模型,根据这些功耗模型编写功耗估算程序,将一系列功能事件转化为相应的功耗事件,从而计算出芯片在不同应用模式下的功耗;最后对所设计的功耗模拟器的功耗评估效果进行仿真,并对功耗评估误差进行分析和校正。
将SEP6010功耗模拟器仿真结果与芯片实测结果对比,误差最大为38.4%,经实测结果校准后的功耗模拟器输出结果与SEP6010芯片实测结果的最大误差为17.8%。用其评估与SEP6010相似的SoC芯片SEP6020,其结果和芯片SEP6020实测结果之间的最大误差是20.9%,这样的精度优于芯片后仿真阶段用功耗仿真工具PrimeTimePX的仿真结果,仿真速度也远远快于后仿工具。因此,本论文设计的功耗模拟器从体系结构入手,在芯片设计之初即能为低功耗设计提供重要的参考依据。