基于集成门控单元的门控时钟技术及SDRAM功耗模型研究

来源 :东南大学 | 被引量 : 0次 | 上传用户:loop
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
近年来,随着SoC概念的普及,各种移动消费品处理器普遍呈现高度整合的趋势,越来越多的功能被集成到同一块芯片上;而且为了满足数据处理速度的要求,芯片的时钟频率也在不断提高,两方面因素导致了处理器功耗的不断上升。对于手持设备来说,功耗增大意味着电池单次充电工作时间的缩短,甚至导致产品可靠性下降。因此功耗问题已经成为当今SoC芯片设计的巨大挑战。 国家专用集成电路系统工程技术研究中心设计的32位嵌入式处理器Garfield为个人信息终端应用处理器,基于ARM7TDMI内核设计,具有MP3解码功能,内嵌LCD控制器、USB1.1Device及多媒体卡接口等外围设备,论文工作主要围绕Garfield芯片的低功耗设计展开。 论文研究内容包括三部分,第一部分通过对常用低功耗技术的分析,选择门控时钟技术作为论文研究的重点。数字SoC设计中常采用大量寄存器,寄存器和时钟网络的功耗占很大比例。普通设计中即使寄存器值不变其时钟分支仍不断翻转,造成功耗的浪费,采用门控时钟技术能够有效抑制时钟网络的冗余翻转。第二部分为门控时钟技术具体实现,论文首先采用PowerCompiler工具进行了自动门控时钟优化,然而工具优化使用分立门控单元,其中Latch和与门相对位置的不确定使得两者时钟输入偏差难以控制(使时钟信号出现毛刺),同时这种不确定性也使得时钟网络复杂度大大提高,影响时钟树综合的质量,因而给设计的时序收敛带来很大挑战。为此论文提出了采用集成门控单元的思想,并完成了该标准单元的设计和建模,实验证明使用集成单元有效解决了上述问题。此外论文还介绍了基于集成单元的多级门控时钟技术。 论文第三部分为SDRAM功耗模型研究。低功耗设计仅考虑芯片本身功耗是不够的,需要从系统的角度综合考虑,因此探索系统级功耗评估方法具有重要意义。论文建立了一种基于RTL仿真的SDRAM平均功耗模型,并将该模型成功用于Garfield存储子系统的功耗评估及SDRAM控制器指令FIFO优化参数的选择,为系统级功耗评估提供了一种有效方法。
其他文献
毫米波功率源,作为当前毫米波电路系统的核心组件,随着毫米波技术的深化发展和广阔应用,对其功率的输出提出了越来越高的要求。因为,更大的功率输出就意味着系统有更大的作用半径
最近一些年来,合成孔径雷达技术(Synthetic Aperture Radar,SAR)获得高速发展,星载合成孔径雷达系统已经持续观测地球表面几十年,并且已经获得了大量的多时相地面观测数据。
该文对金属材料在短脉冲激光作用下,熔化、汽化、离化过程进行综合分析,从等离子体一维膨胀模型出发,研究约束介质(水)对激光等离子体产生、扩张与熄灭过程的影响.分析了水介
随着多媒体技术应用的增多,要求图像压缩不仅要具有更高的压缩性能,也需要增加更多新的功能来适应各种不同应用的特殊需求.10年制定的JPEG标准和现在制订的JPEG2000标准就是
【摘要】随着我国汽车工业的飞速发展,汽车产业对汽修人才的需要越来越多,对技术人员的素质要求也越来越高。因而,汽修专业的学生在学校接受教育的同时,更应该注重培养职业技能,提高对理论知识的实践操作能力。本文就是对提高汽修专业学生的实践操作能力提出了具体的建议,希望对强化学生的职业技能有所帮助。  【关键词】汽修专业 实践操作能力 办法  【中图分类号】G71 【文献标识码】A 【文章编号】2095-3
智能车辆自动导航系统是智能交通系统(Intelligent TrafficSystem)的重要组成部分,是把先进的全球卫星定位技术、地理信息技术、数据库技术、多媒体技术、现代通信技术和嵌入
该论文主要进行研究平面光波导耦合封装技术的研究,包括光波导耦合对准方案的设计、光纤阵列的选择、1×16平面波导器件封装与可靠性测试等内容,具体内容如下:(1)综述了集成