论文部分内容阅读
本文主要论述了采用VerilogHDL硬件描述语言描述基于MIPS-I指令系统的可扩展RISC核VIRGO的软硬件协同设计策略,VIRGO核采用分布式的控制策略,每个流水级有一个小的控制器,小的控制器控制流水级的状态和各级之间的协同动作.由于采取分布式控制结构和高级语言描述,因此VIRGO核容易扩展适应于不同的应用需求.而系统集成芯片(SOC)大多数采用了嵌入式的RISC控制核,我们以HDTV解码集成芯片为应用实例,构造了多媒体软硬件协同设计虚拟原型平台来研究VIRGO核指令系统结构(ISA)的扩展性等问题.